Silicon Labs推出整合數(shù)字接口的單芯片EDGE收發(fā)器
出處:尤新亮 發(fā)布于:2007-11-22 14:51:45
Aero IIed收發(fā)器采用0.13微米標(biāo)準(zhǔn)CMOS工藝和體積精巧的6×7毫米封裝,只需18顆元器件和不到190平方毫米的電路板面積就能實(shí)作完整的四頻GSM/GPRS/EDGE無線電。
Silicon Laboratories的Aero IIed收發(fā)器把射頻收發(fā)器和模擬基帶電路集成到一個(gè)很小的單芯片上,并預(yù)先在多款先進(jìn)的DigRF基帶設(shè)計(jì)上通過驗(yàn)證以確保兼容性和簡(jiǎn)化客戶設(shè)計(jì)導(dǎo)入。Aero IIed收發(fā)器整合多種模擬基帶功能,包含發(fā)射調(diào)變器、發(fā)射與ramp DAC、前端模塊控制和一個(gè)精準(zhǔn)的狀態(tài)機(jī)控制器。Aero IIed收發(fā)器還包含已經(jīng)考驗(yàn)的數(shù)控石英振蕩器(DCXO)和集成式低壓降穩(wěn)壓器以便直接連至電池,兩者都能大幅降低元器件用料成本。
相較其它內(nèi)含數(shù)字接口的收發(fā)器解決方案,這種高階整合度將電路板縮小四成以上。不僅協(xié)助EDGE終端產(chǎn)品制造商降低成本,還能省下電路板面積以便廠商完成體積更小和功能更豐富的移動(dòng)電話。
Aero IIed收發(fā)器采用獨(dú)特架構(gòu),還能確??蛻臬@得所期望的強(qiáng)大Aero收發(fā)器效能。Aero IIed利用數(shù)字低中頻收發(fā)器技術(shù)提供業(yè)界的接收靈敏度,這能減少消費(fèi)者的通話斷線次數(shù)。相較極性架構(gòu)(polar architecture)解決方案,Silicon Laboratories已經(jīng)考驗(yàn)的雙信道發(fā)射線性架構(gòu)不僅提高GSM/GPRS/EDGE效能與可制造性,客戶還能從多家廠商取得所有無線電元器件,這讓他們享有更大彈性和降低成本。其它收發(fā)器解決方案需要執(zhí)行復(fù)雜的基帶校準(zhǔn)程序,Silicon Laboratories的EDGE解決方案則能省下這些麻煩,同時(shí)將所需的系統(tǒng)軟件修改減至少。Aero IIed收發(fā)器采用標(biāo)準(zhǔn)的6×7毫米44引腳LGA封裝。Aero IIed收發(fā)器目前已有樣品供應(yīng)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是IIoT,IIoT的知識(shí)介紹2025/6/3 17:22:31
- 物聯(lián)網(wǎng)領(lǐng)域:新興薄膜技術(shù)的潛力與挑戰(zhàn)2025/5/12 15:18:17
- 物聯(lián)網(wǎng)技術(shù)解析:組成、應(yīng)用與發(fā)展趨勢(shì)2025/4/24 15:49:06
- 物聯(lián)網(wǎng)中常見的幾種無線通信方式2025/4/21 17:24:26
- IoT無線連接基礎(chǔ)知識(shí)2025/3/7 17:04:00









