四通道相控陣PWM DAC電路解析
出處:維庫電子市場網(wǎng) 發(fā)布于:2022-04-21 16:57:42
PWM DAC 背后的想法非常簡單:它濾除 PWM 信號的所有諧波成分,只留下其中的直流分量。為此,PWM 信號經(jīng)過低通濾波。顯然,當您使用具有較低截止頻率的濾波器時,輸出將更加“無紋波”,但瞬態(tài)響應將非常緩慢,反之亦然。
上述文章中提出的想法是生成一個反相信號,以通過相位抵消動作來抵消一些諧波分量,而不是僅僅依靠濾波器本身。
事實證明,這個想法在減少紋波方面很有用,同時也改善了瞬態(tài)響應。然而,它的用處是有限的,因為并非所有 PWM 信號的諧波分量都相互抵消。更具體地說,只有奇次諧波相互抵消,偶次諧波僅受濾波器影響,因為當我們引入半周期延遲時,只有奇次諧波經(jīng)歷 180 度相移,偶次諧波經(jīng)歷 360 度相移,即與同相相同。這導致偶次諧波不會相互抵消。
事實上,對于 50% 的占空比(它只包含奇次諧波),我們使用這種技術可以獲得無紋波輸出。對于任何其他占空比,都會有一些紋波,但與單通道等效物相比,紋波幅度仍然會有一些改進。我們可以通過使用更多具有不同相位差的 PWM 通道來擴展這個想法,以獲得更多無紋波占空比點。
假設我們決定在 f Hz 處使用 n 個通道,如果每個連續(xù)的 PWM 通道相對于彼此具有 1/(fn) 延遲(或 360/n 相移),那么每個諧波分量都將被消除,因為間隔均勻除每 n 次諧波外的時間延遲。更清楚地說,假設我們使用 10 kHz 作為我們的主要 PWM 頻率,并且我們實現(xiàn)了具有 25?s 時間延遲(90 度相移)的四個通道。在這種情況下,di一個通道是我們的基本通道,它沒有延遲;第二個通道相對于基本通道有 25?s 延遲(90 度);第三個通道相對于基本通道有 50?s 延遲(180 度);zui后一個通道相對于基本通道有 75?s 的延遲(270 度)。
如前所述,每個連續(xù)通道相對于其“相鄰”通道具有 25?s (1/(fn), f=10kHz, n=4) 延遲。圖 1顯示了該電路以及單通道和雙通道版本。
想知道PWM脈寬調(diào)制點擊下方圖片查看視頻
圖 1四通道相控陣 PWM DAC 電路以及一通道和兩通道版本。
該四通道 PWM DAC 的輸出將僅包含基本 PWM 頻率的 4次諧波,因此當占空比為 25%、50% 或 75% 時,輸出將不包含紋波,因為這些 PWM 信號沒有 4次諧波含量。
在圖 2、3和4中,我們可以看到占空比分別為 25%、50% 和 75% 的每個電路的輸出。
圖 2占空比為 25% 的電路。
圖 3占空比為 50% 的電路。
圖 4占空比為 75% 的電路。
正如預期的那樣,四通道電路(深藍色)在25%占空比下輸出幾乎沒有紋波,具有zui快的瞬態(tài)響應;雙通道電路(粉紅色)有紋波,但紋波小于單通道(淺藍色)電路輸出,速度更快。在 50% 時,雙通道電路(粉紅色)和四通道電路(深藍色)都沒有任何紋波,但四通道電路具有更快的瞬態(tài)響應,顯然單通道(淺藍色)電路zui慢和zui吵。75% 的結果與 25% 的結果相同。
為了測試,電路是使用 FPGA 在 VHDL 中實現(xiàn)的(GitHub 鏈接在帖子末尾共享),因為通道很多,并且可以通過部署更多通道來進一步擴展這個想法。一般來說,如果實現(xiàn)了 n 個通道,將有 n-1 個無紋波占空比點(不包括 0% 和 100%,它們本身就是無紋波的)。從理論上講,使用這種方法可以使用 256 個通道實現(xiàn) 8 位 DAC,但當然這將是非常不切實際的,但沒有人能阻止您享受這個想法。
為了完整起見,該方法在 LTSpice 中zui多模擬了 8 個通道(也在文章末尾的 GitHub 鏈接中)。出于同樣的原因,對于一個八通道電路,您應該在 12.5% 占空比點的倍數(shù)處獲得無紋波輸出;您可以通過xia載 LTSpice 文件自己查看。以同樣的方式,如果您實現(xiàn) 100 個通道,您將在每 1% 占空比的倍數(shù)處獲得無紋波輸出。
總之,通過部署更多具有適當均勻間隔相位延遲的 PWM 通道,可以在某些占空比下實現(xiàn)無紋波輸出,即使在隨機占空比下,仍然可以同時改善瞬態(tài)響應和噪聲性能,這是傳統(tǒng)單通道 PWM DAC 方法。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- TTL、RS232、485 到底能傳輸多遠距離2025/9/16 15:43:19
- 信號之時域如何轉換成頻域2025/9/2 17:19:53
- 探究 TVS 布局與靜電放電防護效果之間的內(nèi)在聯(lián)系2025/9/1 16:45:12
- 高扇出信號線優(yōu)化技巧(下)2025/8/28 16:10:19
- 高扇出信號線的優(yōu)化策略(上)2025/8/28 16:05:16