| 
  |||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe  | 
  
protel軟件 最新版本 AD 6.0 功能介紹 | 
  
| 作者:emdoor 欄目:技術(shù)交流 | 
| 2樓: | >>參與討論 | 
| 作者: emdoor 于 2006/4/14 10:23:00 發(fā)布:
         protel軟件 最新版本 AD 6.0 功能介紹 最近protel推出新版本了.altium Designer 6.0 跟99se一樣的好用.但是功能卻增加了N多呢. 下面是我在一個(gè)網(wǎng)站上復(fù)制到的關(guān)于那個(gè)軟件的資料.. 大家有空也到那個(gè)網(wǎng)站上去逛逛吖! 這個(gè)網(wǎng)站的網(wǎng)址是:http://www.51protel.com/bbs/index.asp Altium Designer 6.0最新特性 差分對(duì)支持功能 原理圖聲明 向原理級(jí)網(wǎng)絡(luò)添加簡單指令,系統(tǒng)將清楚該網(wǎng)絡(luò)是差分對(duì)中的一員。 設(shè)計(jì)編譯器將查找格式為NetName_N和NetName_P的兩個(gè)網(wǎng)絡(luò):,兩者均有一個(gè)差分對(duì)指令。根據(jù)此信息,編譯器將通過ECO構(gòu)建一個(gè)差分對(duì)對(duì)象并傳送到板卡布局系統(tǒng)。原理圖與PCB之間的所 有差異由設(shè)計(jì)比較器進(jìn)行探測并產(chǎn)生報(bào)告 PCB級(jí)差分對(duì)對(duì)象 現(xiàn)在創(chuàng)建了新的PCB對(duì)象來表示一個(gè)差分對(duì)。這與網(wǎng)絡(luò)類相似,其僅為兩個(gè)網(wǎng)絡(luò)的指定組。同時(shí)也添加了一個(gè)新的差分對(duì)類對(duì)象,允許對(duì)一組差分對(duì)進(jìn)行處理并對(duì)它們使用規(guī)則。 差分對(duì)面板 新的模式差分對(duì)編輯器已加入PCB面板。此編輯器提供所有差分對(duì)類、差分對(duì)對(duì)象和各個(gè)網(wǎng)絡(luò)的視圖。在PCB上可以選擇所有這些項(xiàng)并加亮。差分對(duì)編輯器同時(shí)允許輕松創(chuàng)建差分對(duì)并提供差分 對(duì)規(guī)則向?qū)。?chuàng)建差分對(duì),選擇編輯主菜單中的“Place Differential Pairs”命令,選擇兩個(gè)網(wǎng)絡(luò),然后選擇差分對(duì)名稱 差分對(duì)規(guī)則向?qū)?br> 該向?qū)ё詣?dòng)構(gòu)建為確定一組差分對(duì)的約束的各種規(guī)則。 用于差分對(duì)的主要規(guī)則有三種。前兩種是現(xiàn)有規(guī)則,第三種規(guī)則是專門處理差分對(duì)的新規(guī)則。這些規(guī)則由交互式差分對(duì)布線器和DRC系統(tǒng)使用,用于驗(yàn)證差分對(duì)布線。 匹配網(wǎng)絡(luò)長度 - 可實(shí)現(xiàn)對(duì)差分對(duì)或一組差組對(duì)中的網(wǎng)絡(luò)間最大長度差異進(jìn)行確定。 布線寬度 - 可實(shí)現(xiàn)指定差分對(duì)的路徑寬度,包括以層為單位的寬度和阻抗驅(qū)動(dòng)寬度。 差分對(duì)布線 - 實(shí)現(xiàn)將大量參數(shù)應(yīng)用到一組差分對(duì)。包括差分對(duì)內(nèi)部的兩個(gè)網(wǎng)絡(luò)之間的最小間距、推薦間距和最大間距以及最大非耦合長度。 交互式差分對(duì)布線器 用戶可使用交互式差分對(duì)布線器從差分對(duì)中選取一個(gè)網(wǎng)絡(luò),然后對(duì)其進(jìn)行布線。該對(duì)中的另一個(gè)網(wǎng)絡(luò)將遵循第一個(gè)網(wǎng)絡(luò)的布線。交互式布線器將保持指定布線寬度和間距,并提供巧妙利用孔 改變層的工具。其還包括自動(dòng)查找路徑完成布線流程的SMART Completion(智能完成)。 差分對(duì)的圖形標(biāo)識(shí) 任何組成差分對(duì)的網(wǎng)絡(luò)標(biāo)識(shí)如PCB上的標(biāo)識(shí)。 集成FPGA差分對(duì) 現(xiàn)代的FPGA,即使是低成本FPGA也具有大量I/O管腳,這些管腳可以配置為差分對(duì)。 為方便用戶掌握其功能,Altium Designer支持集成FPGA差分對(duì)和PCB設(shè)計(jì)系統(tǒng)。 從本質(zhì)上講,它可實(shí)現(xiàn)將FPGA級(jí)的單一網(wǎng)絡(luò)分配給差分I/O標(biāo)準(zhǔn),例如LVDS,并映射至PCB設(shè)計(jì)級(jí)的物理網(wǎng)絡(luò)對(duì)。 此流程由FPGA信號(hào)管理器控制。 設(shè)計(jì)編譯器也可決定用作PCB設(shè)計(jì)級(jí)差分對(duì)的管腳是否正確映射至FPGA器件上的容許對(duì)。信號(hào)完整性分析Altium Designer的信號(hào)完整性分析器完全支持差分對(duì)仿真。LVDS標(biāo)準(zhǔn)用于FPGA時(shí),使 用正確的管腳信號(hào)完整性模型。. 原理圖上的箭頭 在Altium Designer 6中,線型對(duì)象有更多的功能,可以在起點(diǎn)到端點(diǎn)間添加箭頭,F(xiàn)在用戶可以在線端添加箭頭和其它標(biāo)記。這樣,對(duì)原理圖頁面進(jìn)行注釋更加方便。 偏移量移動(dòng) 此實(shí)現(xiàn)選中對(duì)象的集合在X和Y方向按指定距離移動(dòng),相對(duì)于用鼠標(biāo)拖動(dòng)對(duì)象,這更能保證控制的準(zhǔn)確度。 True Type字體 現(xiàn)在Altium Designer支持PCB的True Type字體,這給用戶帶來使用更多字體的自由。同時(shí)這意味著外來字符和符號(hào)可以放置在板卡上,還可實(shí)現(xiàn)全面的Gerber/ODB++支持和打印功能。該系 統(tǒng)基于Unicode字符串,因此全面支持包括中文和日文等多種語言及符號(hào),并且可在備注欄中使用其它語言,并可以通過ECO從原理圖向前注釋到PCB。該系統(tǒng)支持在PCB文件中嵌入字體,這樣 文件可以在沒有指定字體的系統(tǒng)上使用。 摘錄與組合 原理圖對(duì)象現(xiàn)在可以分組形成組合。這些“組合”的創(chuàng)建方法為:選擇一組對(duì)象,右擊并選擇“Create Union from Selected Object(創(chuàng)建選中對(duì)象的組合)”。然后,對(duì)象組合可以作為單 個(gè)對(duì)象進(jìn)行移動(dòng)。組合中的對(duì)象仍可單獨(dú)進(jìn)行編輯,然后可 “破裂”再次形成未組合對(duì)象。 在新系統(tǒng)中,用戶可以創(chuàng)建和存儲(chǔ)設(shè)計(jì)“摘錄”。原理圖中任何數(shù)量的項(xiàng)目可以組合成一個(gè)“組合”,然后保存為“摘錄”,以備將來使用。摘錄在摘錄面板中顯示為縮略圖,并組成資料庫 。各個(gè)原理圖摘錄保存為標(biāo)準(zhǔn)原理圖文件,以備將來重新使用和與其它用戶共享。摘錄可以破裂恢復(fù)形成自由對(duì)象,當(dāng)對(duì)象在文檔中處于這種格式中,仍可對(duì)單個(gè)對(duì)象進(jìn)行編輯。文本、圖像 和源代碼也可保存為摘錄。用于保存常用文本和圖像例如版權(quán)信息時(shí),該功能非常有用。 增強(qiáng)的通用JTAG器件支持功能 對(duì)于Altium Designer不支持的器件,器件的BSDL文件可以包含在設(shè)計(jì)中,器件瀏覽器也可顯示這些器件的管腳狀態(tài),這樣用戶可以對(duì)任何JTAG器件進(jìn)行分析和調(diào)試。 封裝管理器 封裝管理器 現(xiàn)在,在Altium Designer的原理圖編輯器中包含了一個(gè)強(qiáng)大的封裝管理器。從工具菜單中可以找到這個(gè)功能,封裝管理器令您可以檢查整個(gè)設(shè)計(jì)工程中每個(gè)元器件的封裝形式。封裝管理器 令在整個(gè)設(shè)計(jì)中發(fā)現(xiàn)并檢測出封裝分配的問題,當(dāng)您在原有的設(shè)計(jì)上工作或?qū)崿F(xiàn)設(shè)計(jì)項(xiàng)目移植的時(shí)候,將為您帶來顯著的效果。 選擇多個(gè)對(duì)象的功能將令編輯多個(gè)元器件封裝、如何改變封裝的關(guān)聯(lián)及元器件當(dāng)前的封裝形式的工作變得十分容易。設(shè)計(jì)變更貫穿于Altium Designer的標(biāo)準(zhǔn)化ECO系統(tǒng),如果需要還可以實(shí)現(xiàn) 原理圖與PCB間的更新。 導(dǎo)入向?qū)? 通常,將電子產(chǎn)品設(shè)計(jì)從一個(gè)設(shè)計(jì)環(huán)境轉(zhuǎn)移到另一個(gè)設(shè)計(jì)環(huán)境是一個(gè)充滿困難的挑戰(zhàn)。不論你是更換設(shè)計(jì)工具,還是你從其他公司獲得一些設(shè)計(jì)文件,在一些階段, 你需要將原理圖或PCB文 件導(dǎo)入到Altium Designer設(shè)計(jì)環(huán)境中來。 Altium Designer 6.0 統(tǒng)一了從各種其他設(shè)計(jì)工具中導(dǎo)入設(shè)計(jì)的導(dǎo)入步驟。新的導(dǎo)入向?qū)⒁龑?dǎo)您整個(gè)導(dǎo)入步驟,既處理項(xiàng)目中的原理圖和PCB器件,也處理他們之間的關(guān)系! 新的導(dǎo)入向?qū)У慕Y(jié)構(gòu)是被設(shè)計(jì)用來允許輕松增加新的導(dǎo)入,而無需增加設(shè)計(jì)者使用系統(tǒng)的復(fù)雜性。 從導(dǎo)入向?qū)в脩艨梢赃x擇輸入下列類型的設(shè)計(jì)工程: Protel 99 SE 的設(shè)計(jì)文件 CircuitMaker 2000 的原理圖文件和原理圖器件庫 P-CAD 的原理圖文件和PCB文件,原理圖器件庫和PCB封裝庫 OrCAD的原理圖文件和PCB文件,原理圖器件庫和PCB封裝庫 PADS PCB的PCB文件和PCB封裝庫 更換處理器 增強(qiáng)的32位處理器支持功能 在32位處理器領(lǐng)域,Altium Designer 6.0得到了極大的強(qiáng)化。通過FPGA“封套”,現(xiàn)在可以在軟內(nèi)核處理器、混合硬內(nèi)核處理器和離散處理器之間無縫移動(dòng)一個(gè)內(nèi)嵌式軟件設(shè)計(jì)。 所有處理器由Wishbone OpenBUS封套包裝,該封套允許在FPGA中對(duì)外設(shè)進(jìn)行定義并且允許外設(shè)透明地用于任何類型處理器。 同時(shí),F(xiàn)PGA OpenBUS“封套”允許離散“硬連接”外設(shè)在各處理器之間無縫地移動(dòng)。 器件和處理器軟件系統(tǒng)以及標(biāo)準(zhǔn)化FPGA封套相結(jié)合,可利用處理器和外設(shè)功能,包括中斷系統(tǒng)(硬件或軟件矢量)的抽象,使處理器和系統(tǒng)的應(yīng)用代碼相同。該版本支持XILINX MicroBlaze 處理器、TSK3000 32位FPGA處理器、Virtex-II Pro PowerPC 405內(nèi)核、離散AMCC 405處理器系列和離散處理器的SHARP BlueStreak ARM7系列。 各個(gè)處理器得到Altium公司的最優(yōu)化TASKING Viper C編譯器和源級(jí)JTAG調(diào)試功能的完全支持。 插入式NanoBoard子板及帶SDRAM和SRAM新子板可用于這些離散處理器,以提供完整及可充分重新定位的FPGA-MCU開發(fā)系統(tǒng)。 Wishbone OpenBUS處理器封套 為使硬件和外設(shè)路徑標(biāo)準(zhǔn)化,各個(gè)離散處理器都有一個(gè)包裹在該處理器周圍的Wishbone OpenBUS FPGA內(nèi)核 這可以在任何FPGA中實(shí)現(xiàn),并允許設(shè)計(jì)人員實(shí)現(xiàn)FPGA可移植內(nèi)核以及利用Altium Designer中的器件驅(qū)動(dòng)系統(tǒng),用于FPGA軟內(nèi)核外設(shè)及芯片外離散外設(shè)的和存儲(chǔ)器件連接。 此外,新的可配置存儲(chǔ)控制器可以用于連接各種類型的芯片外存儲(chǔ)器。 處理器提取系統(tǒng) 這種新系統(tǒng)提供插入式處理器抽象系統(tǒng),將中斷系統(tǒng)接口和其它硬件相關(guān)元件標(biāo)準(zhǔn)化。 該系統(tǒng)提供相同的處理器中斷系統(tǒng)接口,無論系統(tǒng)為軟矢量還是硬矢量,它允許不同處理器透明地使用相同源代碼庫。 ARM離散處理器的支持功能 現(xiàn)在Altium Designer包括ARM處理器的完整Viper工具鏈,包括Viper C編譯器、CrossView調(diào)試器、指令集仿真器和性能測評(píng)工具。最初發(fā)布版本支持下列ARM指令集版本: ARMv4 ARMv4T ARMv5 ARMv5T ARMv5TE XScale 它包括下列ARM內(nèi)核系列 ARM7 系列 - ARM720T, ARM7EJ-S, ARM7TDMI and ARM7TDMI-S ARM9 系列 - ARM920T and ARM922T ARM9E 系列 - ARM926EJ-S , ARM946E-S, ARM966E-S and ARM968E-S ARM10E 系列 - ARM1020E, ARM1022E and ARM1026EJ-S Altium Designer 6.0同時(shí)包括SHARP BlueStreak LH79520 (ARM720T)離散處理器的wishbone封套支持功能。 支持AMCC PowerPC離散處理器 Altium Designer現(xiàn)包含PowerPC處理器的全部Viper工具鏈,包括Viper C編譯器、CrossView調(diào)試器、指令集仿真器和性能測評(píng)工具。 初始發(fā)布版本支持405 PowerPC內(nèi)核,該內(nèi)核包括: XILINX Virtex-2 Pro based PPC405 AMCC PowerPC 405 離散處理器系列(NPe405H,NPe405L,PPC405CR,PPC405EP,PPC405GP,PPC405GPr) 本次發(fā)布版本包括AMCC 405CR和Xi  | 
  |
| 3樓: | >>參與討論 | 
| 作者: DONGXU 于 2006/4/14 19:34:00 發(fā)布:
         哪里能下程序? 如題  | 
  |
| 4樓: | >>參與討論 | 
| 作者: 許蕊 于 2008/12/4 12:07:19 發(fā)布:
         有沒有解\(powerpc405\)內(nèi)核芯片。多少錢一臺(tái)|?聯(lián)系方式QQ935906052  | 
  |
  | 
    
 
  | 
  
| 免費(fèi)注冊(cè)為維庫電子開發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 | 
Copyright © 1998-2006 udpf.com.cn 浙ICP證030469號(hào)  |