30
TSSOP48/16+
只做原裝歡迎監(jiān)督
74ALVC164245DGG,118
64000
N/A/24+25+
助力國營二十載,您的原廠窗口
74ALVC164245DGG
18290
TSSOP48/2414
NEXPERIA專營價優(yōu)
74ALVC164245DLG4
14500
SSOP48/2025+
原裝優(yōu)勢有貨
74ALVC164245DGG
2879
SSOP48/23+
原裝優(yōu)勢公司現(xiàn)貨
74ALVC164245DL
96100
NEW/NEW
一級代理保證
74ALVC164245DGG:11
20000
N/A/25
只做原裝
74ALVC164245DGG11
8000
SOIC14_150mil/22+
原裝現(xiàn)貨,正規(guī)渠道,一站式配單
74ALVC164245PAG
315
N/A/21+
全新原裝鄙視假貨
74ALVC164245DL
726
SSOP48/2024+
公司現(xiàn)貨庫存,假一賠十
74ALVC164245DGG
20000
TSSOP/19+
原裝進(jìn)口假一罰萬
74ALVC164245DGG
790
TSSOP/13+
盤裝/2000
74ALVC164245
12500
TSSOP/24+
16年老牌企業(yè) 原裝低價現(xiàn)貨
74ALVC164245
6000
SSOP/10+
原裝正品,配單能手
74ALVC164245
5000
-/25+
提供BOM一站式配單服務(wù)
74ALVC164245
60701
TSSOP/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
74ALVC164245
135656
TSSOP48/24+
原裝不僅銷售也回收
74ALVC164245
80000
-/23+
原裝現(xiàn)貨
74ALVC164245
5000
./23+
原裝庫存,提供優(yōu)質(zhì)服務(wù)
74ALVC164245
10000
-/25+
提供一站式配單服務(wù)
74ALVC164245
16-bit dual supply translating trans...
PHILIPS
74ALVC164245PDF下載
74ALVC164245
16-bit dual supply translating trans...
PHILIPS [NXP Semiconductors]
74ALVC164245PDF下載
74ALVC164245BQ
16-bit dual supply translating trans...
NXP [NXP Semiconductors]
74ALVC164245BQPDF下載
74ALVC164245DL
16-bit dual supply translating trans...
PHILIPS
74ALVC164245DLPDF下載
74ALVC164245DL
16-bit dual supply translating trans...
PHILIPS [Philips Semiconductors]
74ALVC164245DLPDF下載
74ALVC164245DGG
16-bit dual supply translating trans...
PHILIPS
74ALVC164245DGGPDF下載
74ALVC164245DGG
16-bit dual supply translating trans...
PHILIPS [Philips Semiconductors]
74ALVC164245DGGPDF下載
74ALVC164245DLG4
16-BIT 3.3-V TO 5-V LEVEL SHIFTING T...
TI [Texas Instruments]
74ALVC164245DLG4PDF下載
74ALVC164245GRDR
16-BIT 3.3-V TO 5-V LEVEL SHIFTING T...
TI [Texas Instruments]
74ALVC164245GRDRPDF下載
74ALVC164245ZQLR
16-BIT 2.5-V 3.3-V 3.3V TO 5-V LEVEL...
TI
74ALVC164245ZQLRPDF下載
805簡介 ads7805是一款具有16位量化精度的a/d轉(zhuǎn)換芯片。它的基本組成結(jié)構(gòu)包括16位精度的基于電容網(wǎng)絡(luò)的逐次逼近型adc、采樣保持電路、時鐘、對微處理器的接口和三態(tài)輸出。ads7805的最高采樣速率為100khz,模擬信號輸入范圍為-10v~+10v,5v單電源供電,最大耗散功率為100mw。 ads7805為5v單電源供電,輸出的數(shù)據(jù)位為‘1’時,電平值為5v,而dsp芯片的i/o電壓采用的是3.3v邏輯電平,因此,還需要在ads7805的數(shù)據(jù)輸出端加上電平轉(zhuǎn)換芯片,設(shè)計時選用了74alvc164245,它可以將5v電平轉(zhuǎn)換為3.3v,也可以將3.3v轉(zhuǎn)換為5v。 硬件接口電路設(shè)計 從硬件角度來看,dsp完成濾波運(yùn)算的核心工作,而整個系統(tǒng)的控制核心是cpld,dsp對6路a/d采樣的操作是由cpld產(chǎn)生控制信號,控制著ads7805的采樣觸發(fā)信號、6個adc的復(fù)用和解復(fù)用,以及5v轉(zhuǎn)3.3v電壓轉(zhuǎn)換芯片74alvc164245的選通等。cpld和dsp的時鐘輸入采用30mhz有源晶振。cpld、dsp、adc和電平轉(zhuǎn)換芯片之間的接口電路如圖1所示。 圖1 dsp、cpld與adc
為跳線方式,網(wǎng)卡的i/o和中斷由跳線決定; 第二種為即插即用方式,由軟件進(jìn)行自動配置plug and play; 第三種為免跳線方式,網(wǎng)卡的i/o和中斷由外接的93c46里的內(nèi)容決定。 計算機(jī)上一是即插即用方式,為了降低軟件編程的復(fù)雜度,將網(wǎng)卡設(shè)置為跳線方式。 上述所有的譯碼邏輯都在epm7129中實(shí)現(xiàn)。 74alvc16425是總線驅(qū)動芯片,可實(shí)現(xiàn)3.3v到5v的電平轉(zhuǎn)換。由于tms320vc33和epm7128是3.3v的器件,而isa總線是5v的,所以信號線不能直接連接,需要通過74alvc164245進(jìn)行電平轉(zhuǎn)換和隔離。 2 軟件設(shè)計 2.1 網(wǎng)卡硬件驅(qū)動程序的設(shè)計 網(wǎng)卡驅(qū)動程序主要包括以下幾部分: (1)nic的初始化 nic是網(wǎng)絡(luò)接口控制芯片,它負(fù)責(zé)網(wǎng)絡(luò)上數(shù)據(jù)的接收和發(fā)送。為了能夠使nic啟動并處于準(zhǔn)備接收或準(zhǔn)備發(fā)送數(shù)據(jù)的狀態(tài),必須對相關(guān)的寄存器進(jìn)行初始化。這些寄存器包括cr、dcr、rbcr、pstart、pstop、isr、imr、par0~par5、mar0~mar7、curr、tcp、rcr等。 (2)中斷服務(wù)程序 中斷服務(wù)程序一般完成兩項(xiàng)任務(wù):一是設(shè)置中斷標(biāo)志,以
通過電阻r14將芯片設(shè)定于斜率控制模式, 電阻值為47 kω , 這時can 總線應(yīng)工作于低速模式, 可提高can 總線抵抗射頻干擾的能力。在這種情況下, 可直接使用非屏蔽雙絞線作為總線。 設(shè)計中有2點(diǎn)需要特別注意: 第一點(diǎn)是fpga 并沒有與sja1000直接相連。這是因?yàn)閷τ谠O(shè)計選取的fpgaxcv600, 其接口電平不支持5 v ttl的i/o 標(biāo)準(zhǔn), 如果與5 vi/o標(biāo)準(zhǔn)的sja1000直接相連, 將可能導(dǎo)致fpga 管腳電流過大, 造成器件鎖死或者燒毀。為此采用雙向總線收發(fā)器74alvc164245, 把sja1000的5 v ttl電平信號ad0 ~ ad7、、ale 轉(zhuǎn)換成3.3 v i/o 標(biāo)準(zhǔn)信號, 連接到fpga 的引腳上。74alvc164245 有2個8位電平轉(zhuǎn)換端口, 可獨(dú)立操作。其中電平信號ad0~ ad7必須按順序連接在總線收發(fā)器的一個8位端口上, 不可以分開。第二點(diǎn)是: 在can 控制器與收發(fā)器之間不采用光電隔離。這是因?yàn)樵黾庸怆姼綦x雖然能增強(qiáng)系統(tǒng)的抗干擾能力, 但也會增加can 總線有效回路信號的傳輸延遲時間, 導(dǎo)致通信速率或距離減少。82c250等型號的can 收
口,電腦機(jī)箱后方的9芯插座,旁邊一般有 "|o|o|" 樣標(biāo)識。 計算機(jī)與計算機(jī)或計算機(jī)與終端之間的數(shù)據(jù)傳送可以采用串行通訊和并行通訊二種方式。由于串行通訊方式具有使用線路少、成本低,特別是在遠(yuǎn)程傳輸時,避免了多條線路特性的不一致而被廣泛采用。 在串行通訊時,要求通訊雙方都采用一個標(biāo)準(zhǔn)接口,使不同 的設(shè)備可以方便地連接起來進(jìn)行通訊。 電路設(shè)計如圖2所示。sja1000的ad0~ad7地址數(shù)據(jù)復(fù)用端口、ale地址鎖存端口、讀使能信號rd、寫使能信號wr、片選cs端口, 均通過雙向總線收發(fā)器74alvc164245與fpga的i/o口相連[4].這是因?yàn)閒pga的3.3 v的lvttl電平不支持sja1000的5 v ttl電平,所以利用雙向總線收發(fā)器實(shí)現(xiàn)兩器件信號的電平轉(zhuǎn)換。sja1000的中斷輸出信號int連入fpga,這樣can通信就可以采用中斷或查詢兩種方式。rst端口的電路實(shí)現(xiàn)sja1000的上電自動復(fù)位功能。mode模式選擇端接+5 v,設(shè)置sja1000控制器為intel模式。sja1000的時鐘晶振采用16 mhz,頻率調(diào)整電容取15 pf.設(shè)計中can總線的終端電阻取120ω[5].ca
如lm317 如果電流超過1.5a以后那該如何處理呢? 當(dāng)然超過1.5a的電子產(chǎn)品其實(shí)是很少的,據(jù)說可以通過擴(kuò)流處理,這個我不太清楚 請那位大哥解釋一下.不會是多接幾個lm317并聯(lián)吧那我真的暈到了.呵呵. 電源超過1.5a的可以用lms1587-1.5,3.5,3a的ldo 還可以用lm2676做開關(guān)電源,也是3a的 ad7865做電機(jī)控制的使用很不錯,四路350k,14位精度,單電壓,+/-10v輸入,推薦使用ad7864的升級用。 掉電保存可以選擇nvram,帶電池的,maxim有很多 74alvc164245,電平轉(zhuǎn)換芯片,3.3v電平和5v電平總線接口用 74hct14:輸入3.3v,輸出接5v uln2003:達(dá)林頓輸出的驅(qū)動芯片,帶繼電器滅弧的二極管,驅(qū)動繼電器不錯 max708:復(fù)位芯片,帶高低電平和手動復(fù)位功能 cpu:雖然不推薦選用***貨,但是多一個選擇也不錯,superh系列的cpu性能不錯 1:usb控制器,cypress公司的cy7c63723,cy7c68013,63723是otp的建議初次搞usb接口的不要使用,調(diào)試起來很麻煩。 2:cpld,fpga用xilinx的型號很全
降低電源電壓可以減小期間的動態(tài)功耗,因此,近年來電子器件的工作電壓從5v 降到3.3v甚至更低(如2.5v和1.8v)。但是由于多種因素的限制,目前仍有許多芯片使用5v電源電壓,故在許多設(shè)計中5v邏輯系統(tǒng)和3.3v邏輯系統(tǒng)共存,隨著更低電壓標(biāo)準(zhǔn)的引進(jìn),不同電源電壓和不同邏輯電平器件間的接口問題將在很長一段時間內(nèi)存在,所以在器件接口時需要進(jìn)行電平轉(zhuǎn)換。電平轉(zhuǎn)換模塊主要采用74alvc164245等器件,它能夠?qū)崿F(xiàn)3.3v電壓和5v電壓之間的相互轉(zhuǎn)換。 來源:輕舞尋夢
請chanyu、圈圈及各位高人來指點(diǎn)一下我的設(shè)計是否合理。設(shè)計前提條件:一、環(huán)境是幾十千瓦的電力電子環(huán)境,干擾很強(qiáng)。二、要進(jìn)行發(fā)送信號的控制器,是dsp 2812,要將2812產(chǎn)生的三點(diǎn)三伏信號(是頻率為4k的脈沖)傳送到3米左右的接收裝置(接收裝置就一個)。三、發(fā)送方和接收方都用了芯片max490e。由于我是在公司上班,根本沒機(jī)會把我的設(shè)計貼圖出來,所以只能口敘一下了。我是如下設(shè)計的。1,dsp2812產(chǎn)生的三點(diǎn)三伏信號,用電平轉(zhuǎn)換芯片74alvc164245轉(zhuǎn)換成五伏。(本來想直接用dsp的io口去驅(qū)動隔離光藕,但是由于dsp的io口只能驅(qū)動4ma的電流,所以放棄)2,74alvc164245的五伏信號驅(qū)動6n137,當(dāng)然6n137的供電電源個地跟max490e的是一樣的。3,從6n137出來的信號再經(jīng)過一個緩沖器74hc14,這是因?yàn)槲医?jīng)過向大家請教后,知道了max490e之前加緩沖器好點(diǎn)。4、從緩沖器74hc14出來的信號就直接連到max490e的tx管腳,開始發(fā)送。補(bǔ)充:一、74alvc164245的五伏供電電源和地跟max490e的供電電源和地都是獨(dú)立的。二、6n137、74hc14、發(fā)送方和接收
請教:mega128l控制el顯示屏,回讀數(shù)據(jù)出錯請教: 系統(tǒng)組成: cpu:meg128l 晶振:8m 電源:3.3v 地址鎖存器:74ahc373 電平轉(zhuǎn)換器:74alvc164245 顯示屏:el屏(320.240-hb)5v和12v 出現(xiàn)問題: 1、74ahc373在電路板上時,讀寫正常,屏幕顯示很好;把74ahc373單獨(dú)焊接在另外一塊空實(shí)驗(yàn)板上,飛線連接至開發(fā)板,則出現(xiàn)屏幕回讀數(shù)據(jù)錯誤,屏幕出現(xiàn)花屏現(xiàn)象;請問這是什么原因?是飛線距離長造成的?還是cpu晶振太快造成的?還是別的什么原因?(此時沒接74alvc164245) 2、74lalvc有兩個八位口可供使用,使用第一口作數(shù)據(jù)線,第二口做地址和控制數(shù)據(jù)線(讀,寫等),第一口方向線由rd和片選線或組合控制,(低電平時從5v到3.3v,高電平時3.3v到5v)使能端接片選線,第二口始終使能,方向線接高電平,el屏回讀數(shù)據(jù)出錯,單獨(dú)寫數(shù)據(jù)沒問題,請問這是什么原因? 是數(shù)據(jù)口方向控制線組合邏輯不對嗎? 這兩個問題有關(guān)聯(lián)嗎? 多謝多謝!
請chanyu、圈圈及各位高人最后來幫忙確定一下我的設(shè)計是否合理。前提條件:1、環(huán)境是有很強(qiáng)電磁干擾的場所,但不存在雷點(diǎn)情況。2、信號發(fā)送方和接收方都用了max490e3、信號發(fā)送裝置就一個,接收信號裝置也只是一個,也就是一對一單向傳送。設(shè)計思路如下:1、dsp出來的4k的spwm信號是三點(diǎn)三伏的,經(jīng)過電平轉(zhuǎn)換芯片74alvc164245轉(zhuǎn)換成五伏的。(這里電平轉(zhuǎn)換芯片還是確定要用的,即使是多余,因?yàn)榱硗庥杏猛荆?、電平轉(zhuǎn)換芯片74alvc164245出來的信號去驅(qū)動高速光藕,高速光藕就采用hclp-2731,這是pcb的考慮,我那個板子很擁擠啊。3、信號在經(jīng)過高速光藕隔離時,光藕的副邊配一個比較大的電阻,比如10k以上,保證到max490e tx管腳的信號電流小于1ma。然后光藕隔離后的信號直接接到max490e的tx管腳,不再加緩沖器74hc14了。4、max490e的y、z之間就接個50歐電阻(資料上推薦),總線不加保護(hù),不加偏置。5、信號傳輸用雙絞線。但這個“屏蔽層接保護(hù)地”里的“屏蔽層”和“保護(hù)地”是啥玩意,不懂,還等大家教我。我會了后把這個加上去。6、接收裝置處的max490e rx管腳將會接收
74alvc164245的dir腳高電平電壓是多少?請問74alvc164245的dir腳接高電平時是接3.3v還是接5v啊?接5v行么?請高手指點(diǎn)!
to zlgarm謝謝zlgarm指導(dǎo)rble設(shè)置1后仍然we不動作,但是所有程序不變并生成新的工程就成功了,we也動作了保持原工程即使刪除_data使之完全重新編譯也不行只有生成新的工程才能調(diào)試通過另外:俺的外設(shè)是8bit,但不是ram,是一個hdlc通信編碼器,5v器件,中間用了74alvc164245電平匹配,這套設(shè)備我以前在atmega128上已經(jīng)做成型了,現(xiàn)在向arm上移植謝謝zlgarm每次都能一針見血的擊中要害! * - 本貼最后修改時間:2007-2-1 17:21:06 修改者:yungilike
74ALVC4245 74ALVCH 74ALVCH16245 74AS00 74AS02 74AS04 74AS244 74AVC16245 74C00 74C04
相關(guān)搜索: