ANALOG
10000
SOP18/25+
有上有貨原裝現(xiàn)貨可看貨,提供配單服務(wù)
ANALOG
8700
SOP18/2023+
原裝現(xiàn)貨
ANALOG
3000
SOP18/N/A
原裝正品熱賣,價格優(yōu)勢
ANALOG
28800
SOP18/22+
原裝現(xiàn)貨,提供配單服務(wù)
ANALOG
78000
SOP18/2019+
原裝歡迎詢價
ANALOG
60701
SOP18/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
ANALOG
48000
SOP18/24+
原裝現(xiàn)貨,可開專票,提供賬期服務(wù)
ANALOG
228000
NR/2017+
誠研翔科技,配單公司,可開增值稅發(fā)票
ANALOG
5000
SOP18/22+
只有原裝,提供一站配套服務(wù)
ANALOG
10000
SOP18/25+
提供一站式配單服務(wù)
ANALOG
-
585/MOSFETNSOIC8PP13mR30V17A
-
ANALOG
6608
SOP18/2024+
現(xiàn)貨假一罰萬只做原裝現(xiàn)貨
ANALOG
48000
SOP18/23+
只做原裝,提供一站式配套服務(wù),BOM表秒報(bào)
ANALOG
10000
AZ431ANATRE1/13+
原裝現(xiàn)貨
ANALOG
8391
SOP18/22+
特價現(xiàn)貨,提供BOM配單服務(wù)
ANALOG
5000
SOP18/15+
原裝正品,配單能手
ANALOG
3505
SOP18/2023+
原裝,提供BOM服務(wù)
ANALOG
5000
A/N/22+
一站式配單,只做原裝
ANALOG
41101
SOP18/-
大量現(xiàn)貨,提供一站式配單服務(wù)
ANALOG
3588
-/-
原裝 部分現(xiàn)貨量大期貨
末端應(yīng)用中的趨勢表明:oem們?nèi)栽谧非蟾叩乃俣群头直媛室约案偷氖д妗p耗及更小的尺寸和更低成本。但轉(zhuǎn)換器設(shè)計(jì)者并沒有為滿足客戶的這些需求開發(fā)出全新的架構(gòu),實(shí)際上也很少有設(shè)計(jì)者這么做。相反,現(xiàn)有架構(gòu)的發(fā)展已經(jīng)遠(yuǎn)遠(yuǎn)超出了其發(fā)明者的想象,繼續(xù)在 ic 業(yè)的一個競爭非常激烈的領(lǐng)域中快速發(fā)展。 趨勢 這種發(fā)展一直是很迅速的。例如,在 edn雜志的最近一次高速adc調(diào)查中,正在出售的最快速12比特轉(zhuǎn)換器是analog devices公司的 ad9433(參考文獻(xiàn) 1)。ad9433 運(yùn)行速度是125ms/s,功率是1.25w,帶寬是 750mhz。而在我們目前的調(diào)查中,至少有 5 家制造商已在提供速度范圍在 125ms/s ~ 1gs/s的器件,分辨率與速度有關(guān),為8比特~14比特。 前次調(diào)查情況是,最快的轉(zhuǎn)換器多數(shù)是建立在基于 sar(逐次逼近寄存器)的架構(gòu)或流水線架構(gòu)上的。長期以來一直是大學(xué)研究課題的高速δ-σ結(jié)構(gòu),正開始填補(bǔ)sar 在商用市場中留下的空白。 隨著廠商以迅猛的速度“爭當(dāng)?shù)谝弧?,產(chǎn)品推出的速度似乎正在加快。糟糕的是,在產(chǎn)品發(fā)布后的幾個季度,廠商提供的只是一些初步的數(shù)據(jù)表。初步
圖3 數(shù)字信號電路框圖 tv 模擬電視射頻信號經(jīng)過一個分配器分為兩路完全相同的射頻信號。 一路射頻信號經(jīng)過一體化調(diào)諧器1解調(diào)輸出復(fù)合視頻和音頻中頻(使其固定走主通道),復(fù)合視頻信號送到ta8851cn多路選擇器的輸入口e1,音頻中頻信號送到msp3450g 的聲音sound if1,經(jīng)過msp3450g選通到sc1_out輸出,再返送回ta8851cn的輸入口e1。整組e1輸入口的音視頻信號經(jīng)過ta8851cn選通到out1輸出口輸出,其中y/c信號送入到pw328 的analog mux inport1,其中v信號送入整機(jī)系統(tǒng)的av out口中的復(fù)合視頻信號做監(jiān)視用,其中音頻信號一分為二,一路送到msp3450g的scart1輸入口,經(jīng)msp3450g選通到dacm輸出口輸出,經(jīng)lm358d運(yùn)放后驅(qū)動揚(yáng)聲器發(fā)聲,另一路送入整機(jī)系統(tǒng)的av out口中的聲音信號做監(jiān)視用。 另一路射頻信號經(jīng)過一體化調(diào)諧器2解調(diào)輸出復(fù)合視頻和音頻(使其固定走副通道),復(fù)合視頻信號和音頻信號都送到ta8851cn多路選擇器的輸入口e2。整組音視頻經(jīng)過ta8851cn選通到out2輸出口輸出
常應(yīng)用中多。最后,圖6和7還給出了評估板的頂層和底層的絲印和元件布局。 點(diǎn)擊大圖圖1. max12557的引腳排列 表1. max12557引腳說明 pin name function 1, 4, 5, 9, 13, 14, 17 gnd converter ground. connect all ground pins and the exposed paddle (ep) together. 2 inap channel a positive analog input 3 inan channel a negative analog input 6 coma channel a common-mode voltage i/o. 7 refap channel a positive reference i/o. channel a conversion range is ±2/3 x (vrefap-vrefan). 8 refan channel a negative reference i/o. cha
表現(xiàn)出多種故障模式。ic制造商正在使自己的電池組監(jiān)護(hù)芯片適應(yīng)于承受這些電池芯的負(fù)電壓。 當(dāng)監(jiān)護(hù)超級電容組時,也會出現(xiàn)類似的問題。用戶希望獲得電容的全部能量,而這樣就意味著要將其放電至0v。如果出現(xiàn)這種情況,則介電效應(yīng)將使電容出現(xiàn)一個負(fù)電壓,一般可達(dá)-0.5v。有些ic制造商正在改進(jìn)自己的電池組芯片,使之能承受負(fù)電勢。超級電容存儲的能量少于電池或燃料電池,因此較少用于高能應(yīng)用(見附文1“電池的化學(xué)特性”)。 電池芯監(jiān)控 汽車與ups制造商都希望精確地監(jiān)控一個電池組中的每只電池芯。analog devices公司混合與電動汽車行業(yè)營銷經(jīng)理paul maher說:“你肯定不愿因?yàn)橐恢粔碾姵匦径屍囃O聛恚^熱情況下就得停車了?!睂ζ囯姵氐谋O(jiān)控非常關(guān)鍵。他補(bǔ)充說:“一臺筆記本電腦的電池預(yù)計(jì)可使用兩年,但一個汽車電池組應(yīng)可持續(xù)10年?!?測量必須很精確,因?yàn)閿?shù)毫伏電壓可能代表著大量的電荷。測量有一種共模問題,它要在有數(shù)百伏共模電勢情況下,嘗試對電池芯的精確測量。這種測量不是可以使用集成adc的直流測量。電池電壓可能以千赫的速率做改變,原因是電機(jī)變頻器電路的斬波動作。此外,測量系
設(shè)計(jì)自動化公司)的高級職員認(rèn)為:他們已利用兩種工具解決了這一問題,據(jù)該公司稱,這兩種工具保持了spice的精確性,而且仿真速度比同類競爭工具高5倍~10倍。 伯克利公司技術(shù)總監(jiān)paul estrada在eda領(lǐng)域擁有豐富的從業(yè)經(jīng)驗(yàn)。據(jù)他介紹 :該公司將其pll-analyzer工具中獲專利授權(quán)的隨機(jī)非線性仿真引擎與一個快速稀疏矩陣解算機(jī)、一個全局收斂解算機(jī)、自適應(yīng)時間步進(jìn)技術(shù)、延遲利用算法、一個快速剛性dae(差分代數(shù)方程)解算機(jī)、一個統(tǒng)一的時間/頻率引擎和一個器件靈敏度分析儀組合起來,以形成analog fastspice延時或瞬態(tài)分析仿真器以及用于analog fastspice的rf fastspice周期性收斂分析附加程序。 該公司的營銷副總裁tom ferry先生說: 這些工具的目標(biāo)應(yīng)用是大型、關(guān)鍵功能塊的仿真,并為模擬和rf工程師提供一種可靠而精確的快速spice類工具。他指出:大多數(shù)快速spice工具采用的都是一種“分而治之”的方法:它們把一項(xiàng)設(shè)計(jì)拆分成小“模塊”(block),這樣,用戶在對其電路進(jìn)行仿真之前將對這些小模塊的性能加以調(diào)整。在某些場合中,模塊調(diào)
Analogic公司宣稱其推出的AAT1230具有先進(jìn)的高瞬態(tài)響應(yīng),如容納針對OLED的脈沖負(fù)載。它適用于CCD和LCD電路,一般用于移動手機(jī)、MP3播放器、數(shù)字相機(jī)和PDA。
除了在工作范圍內(nèi)所確保的穩(wěn)定的數(shù)值控制,該器件工作于2.7V~5.5V,使用單節(jié)鋰...
美國模擬器件公司在馬薩諸塞州諾伍德市(NORWOOD, Mass.)發(fā)布使用其最新的精密PulSAR®模數(shù)轉(zhuǎn)換器(ADC)大幅度降低了醫(yī)學(xué)和工業(yè)電子設(shè)備的功耗。ADI公司的AD7980 1 MSPS(每秒百萬次采樣)、16 bit ADC的功耗和封裝尺寸比同類產(chǎn)品中...
我打算寫關(guān)于模擬電路layout的一系列文章。
因?yàn)槭堑谝黄?,所以要介紹畫模擬電路版圖時,都要做的一些準(zhǔn)備工作或者是要問的
一些問題。
模擬部分不同于數(shù)字部分,它有時很抽象,有時也很死板,有的有很高的頻率,有時...
our meter,安時計(jì) amplitude,幅值 amplitude detector module,振幅檢測組件 amplitude error,振幅誤差 amplitude modulation(am),幅度調(diào)制;調(diào)幅 amplitude-phase error,幅相誤差 amplitude ratio-phase difference instrument,振幅比—相位差儀 amplitude response,幅值響應(yīng) analog computer,模擬計(jì)算機(jī) analog control,模擬控制 analog data,模擬數(shù)據(jù) analog deep-level seismograhp,模擬深層地震儀 analog input,模擬輸入 analog magnetic tape record type strong-motion instrument,模擬磁帶記錄強(qiáng)震儀 analog model,模擬模型 analog output,模擬輸出 anal
日前,ldra公司已經(jīng)將ldra工具套件與analog devices visualdsp++ (vdsp++)軟件開發(fā)環(huán)境相整合。ldra工具套件提供自動化的軟件測試和貫穿于所有軟件開發(fā)階段的驗(yàn)證。vdsp++為工程師創(chuàng)建了適用于analog的嵌入式處理器的軟件開發(fā)環(huán)境。這就使用戶代碼在單元和系統(tǒng)級均能無縫的測試,另外增強(qiáng)的錯誤偵測工具加速了整個軟件的開發(fā)過程。 ldra開發(fā)包和analog devices vdsp++的軟件開發(fā)環(huán)境的整合集成了各自的優(yōu)點(diǎn)。ldra工具包提供用戶代碼的插裝,測試驅(qū)動的創(chuàng)建和處理目標(biāo)響應(yīng),而vdsp++編譯和獲取目標(biāo)結(jié)果。這種捕獲結(jié)果的方法在初期定義,通過插裝技術(shù)和驅(qū)動代碼來實(shí)現(xiàn),所以無論是硬件平臺還是vdsp++模擬平臺都能夠滿足目標(biāo)環(huán)境的需求和限制。 “毫無疑問,analog device是全球主要的用于模擬和數(shù)字處理應(yīng)用的高性能集成電路制造商,” ldra執(zhí)行官 ian hennel指出,“如果我們關(guān)心軟件開發(fā)的質(zhì)量和開發(fā)過程是否輕松,那么我們非常高興的宣布vdsp++環(huán)境已和ldra工具包整合” 由于與adi
,無需在每個采集點(diǎn)都安裝一臺pc機(jī)。遠(yuǎn)程圖像采集器的硬件結(jié)構(gòu)框圖如圖1所示。 2 設(shè)計(jì)要點(diǎn) 由于影響遠(yuǎn)程圖像采集系統(tǒng)適用性的主要瓶頸是圖像信息量很大,如一幅320*240、24位色圖像約占230 kb空間,假如要把這樣的一幅圖通過電話線完整傳回控制中心約需4 s(以56 kb/s算),顯然對實(shí)時性要求較高的場合是不適用的。本文提出一種利用專用視頻編解碼芯片的解決方法。 目前,國外很多公司都已經(jīng)推出具有圖像壓縮功能的專用芯片,如以色列zoran公司的zr36060,美國analog devices公司的adv612等??紤]到圖像的壓縮比及重建圖像質(zhì)量兩個因素,本系統(tǒng)采用adv612芯片。 adv612采用居于小波變換的編解碼內(nèi)核,圖像信息的壓縮比及重建圖像質(zhì)量等技術(shù)指標(biāo)在目前均是最高的。它的壓縮比可以從4∶1到7500∶1,假如以60倍的壓縮比(正常壓縮狀態(tài))來算,同樣的一幅圖像(230 kb)可以壓縮到10 kb以下,每秒可傳5幀以上的圖像。顯然,這樣的解決方案在大部分場合下都是適用的。3 系統(tǒng)實(shí)現(xiàn)中的器件選擇與工作特性 經(jīng)多方比較論證,本系統(tǒng)采用的主要芯片為:視頻
率)作數(shù)字調(diào)制運(yùn)算,并根據(jù)可選的不同陣列流型對已調(diào)數(shù)字信號分別加上9個不同的幅度差和相位差后,經(jīng)fpga分別送到9個duc中,經(jīng)數(shù)字上變頻及d/a變換后輸出9路短波陣列信號。 在設(shè)計(jì)中由于實(shí)際的音頻調(diào)制信號要經(jīng)過dsp芯片的數(shù)字調(diào)制運(yùn)算,再分配到9個duc中,因此使用一個大規(guī)模的fpga邏輯芯片作為dsp芯片和9個duc芯片之間的數(shù)據(jù)交換接口。 三、器件選擇 1.dsp 作為本設(shè)計(jì)的核心器件,dsp芯片的運(yùn)算能力要求比較高,同時又存在運(yùn)算過程中大量數(shù)據(jù)交換的特點(diǎn),經(jīng)過綜合比較,筆者選用了analog device公司的sharc-dsp系列中的adsp-21060。 adsp-21060是32位浮點(diǎn)dsp,使用40 mhz主時鐘,運(yùn)算能力可達(dá)120 mflops;片內(nèi)帶有4 mbit的雙口sram(對本設(shè)計(jì),則不需要外部另行擴(kuò)充存儲器,所有運(yùn)算所需存儲空間均由內(nèi)部支持,大大減少與外部存儲器交換數(shù)據(jù)的dsp時間開銷);支持10個dma通道供片內(nèi)sram和外部存儲器、串口等交換數(shù)據(jù)(本設(shè)計(jì)利用其dma通道傳遞音頻采樣數(shù)據(jù))。 2.串行a/d 本設(shè)計(jì)之所以采用串行a/d對外部輸入音頻進(jìn)行數(shù)字采樣
ldra公司已經(jīng)將ldra工具套件與analog devices visualdsp++ (vdsp++)軟件開發(fā)環(huán)境相整合。ldra工具套件提供自動化的軟件測試和貫穿于所有軟件開發(fā)階段的驗(yàn)證。vdsp++為工程師創(chuàng)建了適用于analog的嵌入式處理器的軟件開發(fā)環(huán)境。這就使用戶代碼在單元和系統(tǒng)級均能無縫的測試,另外增強(qiáng)的錯誤偵測工具加速了整個軟件的開發(fā)過程。 ldra開發(fā)包和analog devices vdsp++的軟件開發(fā)環(huán)境的整合集成了各自的優(yōu)點(diǎn)。ldra工具包提供用戶代碼的插裝,測試驅(qū)動的創(chuàng)建和處理目標(biāo)響應(yīng),而vdsp++編譯和獲取目標(biāo)結(jié)果。這種捕獲結(jié)果的方法在初期定義,通過插裝技術(shù)和驅(qū)動代碼來實(shí)現(xiàn),所以無論是硬件平臺還是vdsp++模擬平臺都能夠滿足目標(biāo)環(huán)境的需求和限制。 由于與adi集成的開發(fā)和調(diào)試環(huán)境相兼容,遠(yuǎn)程訪問vdsp++環(huán)境成為可能。使用這種整合的方法ldra工具包能夠獲取和利用特殊的環(huán)境設(shè)置,這些信息定義在源代碼集所創(chuàng)建的vdsp++工程文件(*.dpj和 *.dpg)中。利用這些信息,工具包能確保分析,建立和執(zhí)行過程與工程設(shè)置相匹配,然后才能依次利用源
my wife asked me to find another timer for using in the kitchen. she got one already with analog setting, but it needs one aa size battery. digital setting may not easy for human interface. however i will make it for easy time setting. when i am free i will modify it to be analog setting. may be i can use 555 monostable for pot reading. so i got my lab at home finding old boards and parts on the shelf. i found max7219, 8-digit led display module and two buzzers. the max7219 needs serial inte
訊的器件,將輸入或輸出經(jīng)過過濾而得到純凈的直流電。對特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率進(jìn)行有效濾除的電路,就是濾波器,其功能就是得到一個特定頻率或消除一個特定頻率。 濾波器,顧名思義,是對波進(jìn)行過濾的器件。"波"是一個非常廣泛的物理概念,在電子技術(shù)領(lǐng)域,"波"被狹義地局限于特指描述各種物理量的取值隨時間起伏變化的過程。該過程通過各類傳感器的作用,被轉(zhuǎn)換為電壓或電流的時間函數(shù),稱之為各種物理量的時間波形,或者稱之為信號。因?yàn)樽宰兞繒r間'是連續(xù)取值的,所以稱之為連續(xù)時間信號,又習(xí)慣地稱之為模擬信號(analog signal)。隨著數(shù)字式電子計(jì)算機(jī)(一般簡稱計(jì)算機(jī))技術(shù)的產(chǎn)生和飛速發(fā)展,為了便于計(jì)算機(jī)對信號進(jìn)行處理,產(chǎn)生了在抽樣定理指導(dǎo)下將連續(xù)時間信號變換成離散時間信號的完整的理論和方法。也就是說,可以只用原模擬信號在一系列離散時間坐標(biāo)點(diǎn)上的樣本值表達(dá)原始信號而不丟失任何信息,波、波形、信號這些概念既然表達(dá)的是客觀世界中各種物理量的變化,自然就是現(xiàn)代社會賴以生存的各種信息的載體。信息需要傳播,靠的就是波形信號的傳遞。信號在它的產(chǎn)生、轉(zhuǎn)換、傳輸?shù)拿恳粋€環(huán)節(jié)都可能由于環(huán)境和干擾的存在而畸變,有時,甚至是在
adg719是一款單芯片cmos單刀雙擲(spdt)開關(guān)。它采用亞微米工藝設(shè)計(jì),具有低功耗、高開關(guān)速度、低導(dǎo)通電阻和低泄漏電流特性。 該開關(guān)可以采用1.8 v至5.5 v單電源供電,非常適合用在電池供電儀表中,以及配合analog devices, inc.(簡稱adi)的新一代dac和adc使用。 接通時,adg719的各開關(guān)在兩個方向的導(dǎo)電性能相同。該器件為先開后合式開關(guān)。 由于采用先進(jìn)的亞微米工藝,−3 db帶寬可以達(dá)到200 mhz以上。 adg719提供6引腳sot-23和8引腳msop封裝. adg719-ep支持軍用和航空航天應(yīng)用。產(chǎn)品聚焦 1.8 v至5.5 v單電源供電。adg719具有高性能、低導(dǎo)通電阻和快速開關(guān)時間, 在3 v和5 v供電時保證額定性能。 極低導(dǎo)通電阻ron(5 v時最大值為4 ω,3 v時最大值為10 ω)。電源電壓為1.8 v時,整個溫度范圍內(nèi) ron典型值為40 ω。 汽車應(yīng)用溫度范圍:−40°c至+125°c。 導(dǎo)通電阻平坦度(rflat(on)):0.75 ω(典型值)。
道 精確的2.5 v片內(nèi)基準(zhǔn)電壓源:最大誤差±0.2%(25°c),最大溫漂25 ppm/°c 信納比:70 db(50 khz輸入頻率) 無流水線延遲 高速并行接口 — 字/字節(jié)模式 完全關(guān)斷模式:最大2 µa 28引腳tssop封裝 resolution (bits): 12bit # chan: 4 sample rate: 625ksps interface: par analog input type: diff-uni,se-uni ain range: uni (vref),uni (vref) x 2 adc architecture: sar pkg type: sop $(function() { $('#lightbox_gallery_img a').lightbox(); }); $(function() { $('#lightbox_gallery_link a').lightbox(); })
adf4150hv功能方框圖 analog devices, inc.最近宣布推出一款新型鎖相環(huán)(pll)頻率合成器adf4150hv,該器件適用于多種應(yīng)用,包括微波點(diǎn)對點(diǎn)系統(tǒng)、專有移動無線電(pmr)、甚小孔徑終端(vsat)、測試和儀器儀表設(shè)備、航空航天系統(tǒng)等。adf4150hv 4.4 ghz小數(shù)-n分頻或整數(shù)-n分頻頻率合成器集成一個30v電荷泵,而30v驅(qū)動電平的電荷泵是當(dāng)今市場上最高電壓ic pll電荷泵。 來源:瘋狂男孩
intersil isl8471x pin to pin replacemanufacturer manufacturer's part no intersil part no status x type product descriptionmaxim max4711 isl43140ir active f/e analog switch, spst, quad, nclosed, ron = 50 @, single or dual supply, ±2v to ±6v or +2v to +12v, ron matchedmaxim max4712 isl43141ir active f/e analog switch, spst, quad, nopen, ron = 50, single and dual supply, ±2v to ±6v or +2v to +12v, ron matchedmaxim max4713 isl43142ir active f/e a
resolution of 16 bits or 24 bits. however, the effective number of bits of a device is limited by noise. this varies depending on the output word rate and the gain setting used. this parameter is specified by some companies as effective resolution. analog devices specifies peak-to-peak resolution, which is the number of flicker-free bits and is calculated differently from effective resolution. this application note distinguishes between peak-to-peak resolution and effective resolution. [001]導(dǎo)言低帶寬,高分辨
在每個課堂討論之后,將會以電路的規(guī)格表的型態(tài)指定一個設(shè)計(jì)問題。學(xué)生必須設(shè)計(jì)符合此規(guī)格的電路,并繳交設(shè)計(jì)報(bào)告;報(bào)告必須詳述、工整,以技術(shù)報(bào)告該有的格式撰寫。不可使用沒有指定于題目中的零件或數(shù)值;報(bào)告必須詳述電路之工作原理、重要特性與是否符合題目規(guī)格的之分析。由于本課程的目標(biāo)是培養(yǎng)修課同學(xué)的設(shè)計(jì)能力,藉由各種不同電路的設(shè)計(jì)過程皆可達(dá)成此目標(biāo),所以課堂討論的主題不是那么重要。以往我們課堂的主題取自資料轉(zhuǎn)換器(data-conversion equipment):數(shù)位轉(zhuǎn)類比轉(zhuǎn)換器(digital-to-analog converter)、類比轉(zhuǎn)數(shù)位轉(zhuǎn)換器(analog-to-digital converter)與相關(guān)電路。因?yàn)?,這些設(shè)計(jì)領(lǐng)域目前提供相當(dāng)多工作機(jī)會,也是我的研究專長。當(dāng)然,同學(xué)們?nèi)粲腥魏喂沧R,我也樂于采用同學(xué)們都有興趣的主題。 實(shí)驗(yàn)本課程中也包含了實(shí)作的實(shí)驗(yàn)課。一部分的實(shí)驗(yàn)與前述的設(shè)計(jì)問題有直接的關(guān)連,但主要的重點(diǎn)在于學(xué)習(xí)使用現(xiàn)在常用的類比集成電路(analog ic)。我們將指定一些實(shí)驗(yàn)練習(xí)題;不過,我們鼓勵每位同學(xué)提供與自己興趣領(lǐng)域有關(guān)的實(shí)驗(yàn)主題。 上述的課程形式可能會造成同學(xué)們有時負(fù)擔(dān)
e registerthese bits are set and cleared by software to configure the corresponding gpio pin output type. all bits are cleared by a reset, so the gpio pins are push-pull by default.0: push-pull1: open collectorand to configure port 4 pins for use as analog inputs.gpio analog mode register (scu_gpioana)p4[7:0]a: gpio port 4 analog control bitsthese bits are set and cleared by software to configure the correspondinggpio port 4 pin in analog mode. when you use analog mode, clear thecorresponding bits in
analog devices 應(yīng)用開發(fā)文章、技術(shù)資料 (一) analog安諾電子網(wǎng) http://www.analog.net.cn ---- adi(analog devices)產(chǎn)品、技術(shù)及應(yīng)用的網(wǎng)絡(luò)交流平臺analog devices 應(yīng)用開發(fā)文章、技術(shù)資料 (一)基于ad8108的寬頻帶低串?dāng)_視頻切換矩陣的設(shè)計(jì)http://www.analog.net.cn/article/wz1/200611/20061121001812.html使16位adc提供19位分辨率的電路設(shè)計(jì)http://www.analog.net.cn/article/wz1/200611/20061121101608.html提高有源整流性能的電路http://www.analog.net.cn/article/wz1/200611/20061121101821.html構(gòu)成信號發(fā)生器的dds和變換器http://www.analog.net.cn/article/wz1/200611/20061121102035.html提供精密adc接口的簡單電路http://www.analog.net.cn/article