DSP系統(tǒng)中EMI的串?dāng)_與傳輸線效應(yīng)
出處:電源網(wǎng) 發(fā)布于:2023-07-24 15:29:13
在很多電源系統(tǒng)當(dāng)中,電磁干擾問題都是開發(fā)者需要面對的嚴(yán)重問題之一,在DSP系統(tǒng)中更是如此,在DSP系統(tǒng)中,如果想要解決EMI問題,需要從多個層面來進(jìn)行考慮。本文就將從串?dāng)_和傳輸線效應(yīng)的方面來介紹DSP系統(tǒng)中的噪聲與EMI問題。
串?dāng)_及傳輸線效應(yīng)
信號間的干擾,即串?dāng)_,可以通過電磁輻射在印制線間傳播。這也可能由電源和地平面上的無用信號以電氣的形式產(chǎn)生。串?dāng)_與印制線間距的平方成反比。因此,為了將串?dāng)_減到,單端信號的布線間距應(yīng)至少是印制線寬度的2倍。對于像以太網(wǎng)和USB這類的差分信號,印制線間距需要與印制線寬度相同,目的是能夠與差分阻抗相匹配。關(guān)鍵信號可以用地和電源平面進(jìn)行屏蔽,或者在改板時增加與信號并行的地線。
有些信號還產(chǎn)生引起串?dāng)_的高頻諧波。由于輻射的能量正比于信號的上升和下降時間,較慢的上升或下降時間引起的干擾將較小。圖1顯示出視頻干擾的實例,這些干擾可能由內(nèi)部時鐘的輻射所引起。在北美地區(qū)第二頻道中,18.432MHz的音頻時鐘的三次諧波,將產(chǎn)生如圖中左側(cè)所示的干擾。通過在音頻時鐘印制線上增加一個串聯(lián)電阻來放慢時鐘的上升和下降時間,減小了干擾,其結(jié)果如圖1中的右側(cè)所示。不過,設(shè)計師需要了解定時裕度,以便于將上升和下降沿降低到系統(tǒng)所允許的限度內(nèi)。
圖1解決音視頻串?dāng)_
與串?dāng)_相關(guān)的是傳輸線效應(yīng),這種效應(yīng)在高速印制線變成產(chǎn)生輻射干擾的發(fā)射器時產(chǎn)生。通常,當(dāng)信號的上升時間小于傳播延遲的2倍時,印制線才發(fā)射信號。這就暗示出了一個經(jīng)驗,即為了減小傳播延遲,印制線的長度應(yīng)盡可能短。另一個是合理的信號端接將減慢信號的上升時間,從而將反射引起的過沖和欠沖減到。圖2顯示了如何利用并行端接來校正電平并將傳輸線效應(yīng)減到。
圖2利用端接將傳輸線效應(yīng)減到
設(shè)計師可能會質(zhì)疑,既然芯片內(nèi)部已經(jīng)集成了電阻,在外部端接負(fù)載電阻是否還有其重要性。實際上,除了控制傳輸線效應(yīng)外,外部電阻還可以實現(xiàn)信號完整性的精密調(diào)整。DSP無法與電路板阻抗完全匹配,因此端接負(fù)載可以減小源電流,以及上升和下降時間。
與外部端接負(fù)載電阻一樣,外部的上拉和下拉電阻也是重要的。對于無連接的引腳來說,雖然內(nèi)部的上拉和下拉電阻是足夠的,但高速開關(guān)噪聲能夠傳過來,并會誤觸發(fā)連接端上的內(nèi)部邏輯。
以上內(nèi)容,就是從串?dāng)_以及傳輸線的角度,來對電路中EMI的干擾進(jìn)行避免的方法,希望大家能通過閱讀本文,對DSP系統(tǒng)中的EMI規(guī)避有一定的了解。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實時執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38