最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

數(shù)字頻率合成器的基本原理和改善雜散的解決方法

出處:現(xiàn)代電子技術 發(fā)布于:2020-08-05 15:08:25

  引 言

  由于跳頻技術在軍事上的廣泛應用,因此對于其    直接數(shù)字式頻率合成器的研究成為人們關注的熱點。直接數(shù)字式頻率合成器的基本原理是利用輸入信號本身相位差的不同給出不同的電壓幅度,  終濾波平滑輸出需要的頻率。設計一個直接數(shù)字式頻率合成器    的問題就是雜散抑制。這是評價頻率合成器設計是否優(yōu)良的重要指標。

  雜散主要由幅度量化雜散和相位舍位雜散構成?,F(xiàn)在采用解決雜散的技術大致分為:修改頻率控制字技術,相位抖動技術等。相位抖動技術可以良好地改善由相位舍位所帶來的雜散,但是它卻增加了雜散的底部噪聲。修改頻率控制字方法能夠從整體上降低4 dB的雜散,但是它卻將分散的雜散集中到某個頻率上,致使這個頻率上的噪聲出現(xiàn)尖峰。這里首先利用修正頻率控制字的方法讓雜散從整體上降低約4 dB,然后用相位抖動技術改善相位舍位引起的雜散,    還針對相位抖動技術帶來的底部噪聲的問題,使用延遲疊加技術將D/A轉換的結果進行延遲疊加,從而改善雜散的底部噪聲問題,良好地抑制了邊頻。  終利用Matlab仿真論證了這種綜合方法的有效性,它既改善了由幅度量化引起的雜散,也改善了由相位舍位引起的雜散。

  1、DDS頻率合成器的基本原理

  基本的DDS頻率合成器由相位累加器、相位寄存器、正弦查找表、DAC、低通濾波器構成。加法寄存器把來自二進制寄存器的數(shù)字信號與累加器的數(shù)字相加,然后又用當前的值改變相位寄存器的值,從而使得累加器在每一個參考時鐘脈沖輸入時周期性溢出。當頻率調諧字有新的變化時,二進制寄存器就在下一個參考時鐘把新的相位增量提供給加法器。基本結構如圖1所示。

  數(shù)字頻率合成器的基本原理和改善雜散的解決方法

  因此可以得到:

  當經(jīng)過SINE查找表之后,它的表達式如式(2):

  GCD就代表著    的偏差值。接著可以直接推導出輸入與輸出的時頻域關系,如式(3):

  式(3)是將輸入進行傅里葉變換后得到的理想DDS頻率表達式,用f(ω)表示。

  但通常DDS由于ROM的容量有限,因此通常累加器的輸出會丟棄低位數(shù)據(jù)而只利用高位數(shù)據(jù)來尋址,進而產(chǎn)生了相位舍位誤差。其雜散模型為:

  的傅里葉變換值。從式(4)結果可以看到加入了相位舍位以后雜散出現(xiàn)在ω=kω1±nωc±ω0上。

  2、 改進結構

  改進的方法首先是在累加器中增加一個觸發(fā)器,這樣做的好處是能夠使得Fr經(jīng)累加器后的疊加值一直保持為奇數(shù)。從雜散模型可以分析出只要(Fr,2j-k)互質,就可以減小整個頻譜離散抖動的分布。經(jīng)過驗證表明,它的總體SNR減小了,可是這些減小的值會增加到一個頻率上。于是增加了一個DAC的延時模塊,以便平滑邊頻,這樣就可以把原來增加到某個頻率上的雜散減小,并能夠幫助濾波器平滑波形。綜合以上兩種方法以后,實驗表明整體由于幅度量化所產(chǎn)生的雜散現(xiàn)象就有了可觀的改善。改進結構如圖2所示。

  可以看到改進后,累加器上的觸發(fā)器在每個時鐘到來時,將D觸發(fā)器的值重新疊加回累加器的    位上,如果前一個D觸發(fā)器的值為“0”,那么在這個時候,經(jīng)過D觸發(fā)器的取反輸出,此時觸發(fā)器的值就變成“1”了,那么累加器在原來基礎上    位疊加一個“1”,當一個D觸發(fā)器的值為“1”的時候同理。這樣就造成了觸發(fā)器輸出的值在“0”,“1”間跳變,從而使得累加后的具體值變成了2*Fr+1,即ψ(n)=2Fr+1,這樣保證了頻率調諧疊加后的數(shù)字為奇數(shù),于是它與2j-k互質了。這樣做的好處就是讓(△ψ,2j-k)=1,原來計算所得:

  這樣做的缺點是雖然減少了在一定頻率上的雜散,但總體的SNR相對于原來有所減小,且將減小的雜散疊加到了某一頻率上。

  為了解決這個問題,針對相位舍位的影響,引入了相位抖動技術。因截斷而產(chǎn)生的誤差序列也是周期性的,故對于一定的輸出頻率,采樣造成信號相位的離散化也具有周期性。因此就需要采用一種抖動技術來打破這種周期性。方法是在每次相位累加器溢出前,將一個隨機整數(shù)加到相位累加器中,使得累加器的溢出隨機地提前,以破壞相位溢出的周期性。

  另外針對幅度量化所產(chǎn)生的雜散,在濾波器前還使用了延遲疊加法,這樣做可以抑制主頻外的邊頻。主要是在DAc模塊中增加了一個觸發(fā)器,在每個時鐘延保存前一個D/A轉換的結果。從以下推導的結果可以看到,這樣提高了SNR,那是由于它對于邊帶雜散的抑制。以下即為兩次D/A轉換后的正弦值的疊加,其中:

  疊加前的信噪比:

  此處明顯可以看到SNR提高了,其原因就是疊加模塊抑制了主頻外的邊頻。

  3、 實驗結果分析

  采用Matlab仿真,設置Fr=150,累加器位數(shù)為10,ROM的位數(shù)5位,首先在沒有采用任何改進方法時候(如圖3),可以看到雜散是離散分布的,分別是出現(xiàn)在ω=kω1±nωc±ω0上的,驗證了式(4)的結果。而應用了修正控制字以后,就明顯地看到,在(O,fc/2)內,s(n)的頻譜由г=2k一1/(2k,F(xiàn)r)根離散譜線組成,其中幅度不為O的譜線  多只有(2Λ+1)根。Λ=2j-k-1/(2j-k,F(xiàn)r),k為累加器的位數(shù)。所以當采用了控制Fr以后,可以看到雜散分布減少。如圖4所示。

  然后,加入相位抖動技術,從仿真結果可以看到,它很好地削減了這個離散頻譜處的噪聲峰值,如圖5所示,但是它加重了雜散的底噪聲。加入延遲疊加模塊后邊頻被很好地抑制,如圖6所示。尤其是當頻率在(0.7~1)*π(rad/sample)后的底噪聲明顯減小。但由于加人了時鐘延遲的模塊,使得整體的轉換時間延遲半個fclk。

  4、 結 語

  本文首先論述了直接式數(shù)字頻率合成器的基本原理及其雜散產(chǎn)生原理,接著針對雜散問題結合了多種方法,在累加器后加入一個由同一時鐘控制的觸發(fā)器,由于觸發(fā)器的值在“O”,“1”規(guī)律跳變,這樣就使原來累加器的值由2Fr變成2Fr+1,從而保證了它與2j-k的互質,減小了在ω=kω1±nωc±ω0頻率上的雜散,使得整個系統(tǒng)雜散減小了4 dB,但是它將分散的噪聲疊加到了一個頻率上。另外經(jīng)過相位抖動以后,很好地抑制了由于相位舍位所引起的雜散,但是也增加了底部的噪聲。所以,在此基礎上還將DAC中增加了延時疊加模塊,通過理論推導得知它改善了信噪比抑制了邊帶雜散,并在一定程度上抑制了由相位抖動所帶來的底部噪聲。    經(jīng)過Matlab仿真,驗證了以上結論。但由于出現(xiàn)了半個時鐘周期的延遲,并增加了觸發(fā)器和寄存器的數(shù)目,所以使得輸出信號的轉化速率變慢,進而影響跳頻速度,并增加了一定的功耗。這些是下一步工作需要改進的。

  


關鍵詞:數(shù)字頻率合成器的基本原理和改善雜散的解決方法合成器

版權與免責聲明

凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關法律責任。

本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。

如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。

ADI頻率合成器IC「ADF4351BCPZ」開箱視頻,中遠亞電子實拍!
廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機號碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務:
賣家服務:
技術客服:

0571-85317607

網(wǎng)站技術支持

13606545031

客服在線時間周一至周五
9:00-17:30

關注官方微信號,
第一時間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務的動力!意見一經(jīng)采納,將有感恩紅包奉上哦!