最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

如何配置FPGA?FPGA配置的基本模式是什么?

出處:cby981541 發(fā)布于:2011-03-20 00:00:00 | 1102 次閱讀

詳情訪問中華矽智網(wǎng)(SIPMall)有更多關(guān)于FPGA相關(guān)知識,為您提供硅知識產(chǎn)權(quán)產(chǎn)品和集成電路服務,誠摯的歡迎各界同仁的參與和加入! FPGA配置基本介紹 與CPLD不同,F(xiàn)PGA是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。FPGA的配置方式分為主動式和被動式。 1配置引腳 FPGA的配置引腳可分為兩類:專用配置引腳和非專用配置引腳。專用配置引腳只有在配置時起作用,而非專用配置引腳在配置完成后則可以作為普通的I/O口使用。 專用的配置引腳有:配置模式腳M2、M1、M0;配置時鐘CCLK;配置邏輯異步復位PROG,啟動控制DONE及邊界掃描TDI,TDO,TMS,TCK。非專用配置引腳有Din,D0:D7,CS,WRITE,BUSY,INIT。 在不同的配置模式下,配置時鐘CCLK可由FPGA內(nèi)部產(chǎn)生,也可以由外部控制電路提供。 2 FPGA的配置模式 FPGA共有四種配置模式:從串模式(Slave Serial),主串模式(MasterSerial),從并模式(Slave Farallel/S e 1 e ctMap)以及邊界掃描模式(Boundary-Scan)。具體的配置模式由模式選擇引腳M2、M1、M0決定。 3配置過程 (1)初始化 系統(tǒng)上電后,如果FPGA滿足以下條件:Bank2的I/O輸出驅(qū)動電壓Vcc0_2大于lv;器件內(nèi)部的供電電壓Vccint為2.5v,器件便會自動進行初始化。在系統(tǒng)上電的情況下,通過對PROG引腳置低電子,便可以對FPGA進行重新配置。初始化過程完成后,DONE信號將會變低。 (2)清空配置存儲器 在完成初始化過程后,器件會將INIT信號置低電平,同時開始清空配置存儲器。在清空完配置存儲器后,INIT信號將會重新被置為高電平。用戶可以通過將PROG或INIT信號(1NIT為雙向信號)置為低電平,從而達到延長清空配置存儲器的時間,以確保存儲器被清空的目的。 (3)加載配置數(shù)據(jù) 配置存儲器的清空完成后,器件對配置模式腳M2、N1、M0進行采樣,以確定用何種方式來加載配置數(shù)據(jù)。 (4)CRC錯誤檢查 器件在加載配置數(shù)據(jù)的同時,會根據(jù)一定的算法產(chǎn)生一個CRC值,這個值將會和配置文件中內(nèi)置的CRC值進行比較,如果兩者不一致,則說明加載發(fā)生錯誤,INIT引腳將會被置低電平,加載過程被中斷。此時若要進行重新配置,只需將PROG置為低電平即可。 (5)START-UP 在START-UP階段中,F(xiàn)PGA會進行一下操作: ①將DONE信號置高電平,若DONE信號沒有置高,則說明數(shù)據(jù)加載過程失??; ②在配置過程中,器件的所有I/O引腳均為三態(tài),此時,全局三態(tài)信號GTS置低電平,這些I/O腳將會從三態(tài)切換到用戶設置的狀態(tài); ③全局復位信號GSR置低電平,所有觸發(fā)器進入工作狀態(tài); ④全局寫允許信號GWE置低電平,所有內(nèi)部RAM有效; 整個過程共有8個時鐘周期C0-C7。在默認的情況下,這些操作都和配置時鐘CCLK同步,在DONE信號置高電子之前,GTS,GSR,GWE都保持高電平。 4 SelectMap并行配置模式 SelectMap模式是一種8位并行配置模式,它是Virtex系列FPGA最快的一種配置模式,其配置時鐘可達66MHZ,每個配置時鐘周期內(nèi)有8位配置數(shù)據(jù)下載到FPGA內(nèi)。在對配置速度要求較高的一些應用場合,一般使用SelectMap模式。 SelectMap端口是一個8位雙向數(shù)據(jù)端口,通過它實現(xiàn)對Virtex的配置。利用SelectMap對Virtex進行配置時,共有8個數(shù)據(jù)信號D0-D7和7個控制/狀態(tài)信號,分別為:CCLK,PROG,DONE,INIT,CS,WRITE,BUSY。對Virtex進行并行配置,應用最為廣泛的接口電路便是CPLD+并行EPROM。 5串行菊花鏈配置方式 串行菊花鏈配置方式是指將配置數(shù)據(jù)從串行PROM順序下載到主FPGA器件和從FPGA器件中。配置時鐘CCLK由主FPGA器件提供。主器件將會被首先配置,在主器件配置完成前,其Dout引腳是沒有數(shù)據(jù)輸出的,從器件處于空閑狀態(tài)。在主器件配置完成后,其Din,Dout便形成直通狀態(tài),配置數(shù)據(jù)通過主器件的Dout進入從器件的Din,對從器件進行配置。 6結(jié)束語 使用并行EPROM對FPGA進行配置時,速度相對較快,存儲容量較大;而在一些對空間較為敏感,速度要求不太高的應用中,利用串行方法進行配置,可以減小電路板的面積,同時可以簡化系統(tǒng)結(jié)構(gòu)。 欲知更多請訪問中華矽智網(wǎng)https://www.sipmall.org

  歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(udpf.com.cn)

0次

版權(quán)與免責聲明

凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。

如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機號碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務:
賣家服務:
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時間周一至周五
9:00-17:30

關(guān)注官方微信號,
第一時間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務的動力!意見一經(jīng)采納,將有感恩紅包奉上哦!