飛思卡爾半導(dǎo)體公司推出了可編程數(shù)字信號(hào)處理器(DSP)
出處:EEWORLD 發(fā)布于:2011-06-03 21:56:49
飛思卡爾的SC3850內(nèi)核近贏得了業(yè)內(nèi)有史以來的定點(diǎn)BDTImark2000基準(zhǔn)分?jǐn)?shù),該項(xiàng)測(cè)試由獨(dú)立的信號(hào)處理技術(shù)分析公司伯克萊設(shè)計(jì)技術(shù)公司(Berkeley Design Technology)。的MSC825x系列中的多核DSP使SC3850的性能可滿足更多的應(yīng)用,這些應(yīng)用要求高性能、可重復(fù)使用的硬件平臺(tái)和靈活的軟件架構(gòu)。
飛思卡爾的MSC825x系列由四引腳兼容、完全可編程的單一內(nèi)核、雙內(nèi)核、四內(nèi)核和六內(nèi)核DSP 組成。集成的特性包括,多DDR 控制器、雙串行 RapidIO接口和一個(gè)PCI Express接口,這些特性使利用MSC825x 器件的設(shè)計(jì)變得十分靈活。
MSC825x系列的處理性能支持為TETRA 基站增添額外信道,并支持為無線通信測(cè)試設(shè)備開發(fā)測(cè)量功能。通過的、高帶寬和低延遲的外設(shè)接口,讓客戶無須2層交換即可互聯(lián)多個(gè)DSP處理器,從而降低客戶的系統(tǒng)成本。測(cè)試/測(cè)量應(yīng)用的吞吐量將提高,其軟件復(fù)雜性將下降。
無與倫比的性能
位于該產(chǎn)品系列高端的MSC8256器件基于六個(gè)運(yùn)行在單管芯上的速度為1GHz的SC3850 StarCore DSP 內(nèi)核,可提供每秒6 GHz的原始DSP 性能,或48 GMAC (千兆乘累加) 的DSP 內(nèi)核性能。廣泛的內(nèi)存支持包括兩個(gè)速率為800MHz 的64-位DDR3,從而實(shí)現(xiàn)對(duì)多核DSP高速系統(tǒng)吞吐支持。豐富的外設(shè)接口集合包括兩個(gè)串行 RapidIO (4 通道)接口 和4個(gè)PCI Express 接口,支持現(xiàn)場(chǎng)可編程門陣列(FPGA)與DSP間及DSP之間的高速通信。
開發(fā)工具和軟件
CodeWarrior?集成開發(fā)環(huán)境(IDE)利用Eclipse?技術(shù)提供了一個(gè)高度綜合性的多核開發(fā)環(huán)境,從而實(shí)現(xiàn)便捷的可編程性。它包括C和C ++優(yōu)化編譯器、源代碼級(jí)調(diào)試器、內(nèi)核及器件模擬器、用于配置和程序/數(shù)據(jù)跟蹤的軟件分析插件和配備優(yōu)化器件驅(qū)動(dòng)程序的免版稅SmartDSP-OS操作系統(tǒng)。也可提供支持軟件開發(fā)的開發(fā)板,而且,現(xiàn)在客戶能夠使用MSC8156和 MSC825x 應(yīng)用程序開發(fā)板或MSC8156AMC 卡來測(cè)試他們的應(yīng)用程序。
定價(jià)和供貨
MSC825x DSP 系列的建議轉(zhuǎn)售價(jià)格為千件起售,每件75美元。計(jì)劃于2010年第二季度推出樣品,并于2010年第三季度投產(chǎn)。
總結(jié)
DSP內(nèi)核的產(chǎn)生,對(duì)于醫(yī)學(xué)發(fā)展有著很大的幫助,為醫(yī)學(xué)的發(fā)展奠定了一定的基礎(chǔ),實(shí)現(xiàn)了更加簡(jiǎn)便的程序,醫(yī)學(xué)的效率大大提高。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實(shí)踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實(shí)時(shí)執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號(hào)完整性2022/9/26 16:45:38









