時(shí)鐘相位調(diào)整的簡單電路圖
出處:zhougan 發(fā)布于:2011-02-13 00:00:00 | 2365 次閱讀
圖A所示的電路,是一個(gè)16進(jìn)制的反相器,用于產(chǎn)生30~160NS的延遲。每的延遲時(shí)間是5~35NS,具體數(shù)值由可變電阻的值決定。每的延遲時(shí)間不應(yīng)該超過時(shí)鐘周期的12%,以保重穩(wěn)定工作。
通過調(diào)整延遲級(jí)數(shù)(2或4)并平均地調(diào)整每級(jí)電路的電阻(用排電阻),可以調(diào)整電路的占空比,使之到達(dá)一個(gè)最小值。在信號(hào)重新進(jìn)入到系統(tǒng)之前,在電路的末端至少用一個(gè)反相器來對(duì)信號(hào)進(jìn)行整形。
圖A所示電路的缺點(diǎn)是信號(hào)必須經(jīng)過電位器。對(duì)于調(diào)整系統(tǒng),這意味著電位器必須非常小,并且在物理位置上離電路很近。圖B所示的電路通過使用變?nèi)?a target="_blank">二極管的方法,解決了這個(gè)問題。變?nèi)荻O管指的是其電容會(huì)隨著偏置電壓的變化而變化。圖B所示電路的工作頻率遠(yuǎn)遠(yuǎn)高于圖A所示的電路。

圖B所示電路的每電路延遲時(shí)間都在2.5~5NS之間。該電路通過變?nèi)荻O管MV209組成RC網(wǎng)絡(luò)來調(diào)整相移。電路的級(jí)聯(lián)使得延遲時(shí)間的可調(diào)范圍擴(kuò)大。圖B是兩級(jí)電路,基延遲時(shí)間是5~10NS。
這個(gè)電路的設(shè)計(jì)頻率是40MHZ,如果工作在其他頻率,可以重新選擇R值:
為保征更高的穩(wěn)定性,應(yīng)該給這個(gè)可變延遲電路提供獨(dú)立的穩(wěn)壓電源,并使電源的溫度保持恒定。
采用兩個(gè)電路中的任何一個(gè),兩路信號(hào)都應(yīng)取自同一個(gè)時(shí)鐘源,其中一路信號(hào)(時(shí)鐘A)通過可調(diào)延遲網(wǎng)絡(luò),另一路信號(hào)(時(shí)鐘B)通過固定長度的同軸電纜直接連接到總線。所用同軸電纜的阻抗要與總線原來的阻抗匹配。選擇同軸電纜的長度,使得可調(diào)延遲調(diào)整到中間值時(shí),輸出的兩路時(shí)鐘信號(hào)的時(shí)序相匹配。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- MC34063電路計(jì)算公式及應(yīng)用講解
- 二極管的恒壓降模型
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡介
- 如何使用多相轉(zhuǎn)換器平衡電流
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)
- LTC4365 如何實(shí)現(xiàn)敏感電路過壓與反接保護(hù)
- 單鍵開關(guān)機(jī)電路與輕觸開關(guān)的創(chuàng)新設(shè)計(jì)解析
- MOS 管邏輯電路五種門電路特性
- LM317:高效構(gòu)建電壓源及電流源電路方案
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場景配置及獨(dú)特優(yōu)勢剖析














