精簡的FPGA編程電路設(shè)計
出處:yzqok 發(fā)布于:2011-08-24 13:25:08 | 1766 次閱讀

便攜式、小型的儀表和設(shè)備是一個非常重要的應(yīng)用領(lǐng)域,在未來一段時間內(nèi)會有比較大的市場。而FPGA等現(xiàn)場可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。
本文給出了一種精簡的FPGA編程電路如圖所示。控制器的I/O控制信號線包括P/C和Data。P/C控制信號產(chǎn)生圖中所示的波形,經(jīng)過Prog解碼電路得到Prog信號,經(jīng)過CLK解碼電路(在本例中也可以不經(jīng)過),得到CLK信號,它們與Data一起組成完整的FPGA控制信號,完成對FPGA的編程控制。該電路只使用2根I/O控制信號線,比標(biāo)準(zhǔn)編程電路要少,利用特殊控制信號的編碼與解碼,得到完成FPGA的編程工作。
上一篇:小靈通時鐘射頻電路
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。














